# RISC-V 基本指令集模拟器设计与实现

班级: 计科 1601

学号: 201608010112

姓名: 庞姝颖

## 一、实验目标

完成一个模拟 RISC-V 的基本整数指令集 RV32I 的模拟器设计。

## 二、实验要求

采用 C/C++编写程序 模拟器的输入是二进制的机器指令文件 模拟器的输出是 CPU 各个寄存器的状态和相关的存储单元状态

### 三、实验内容

## 1、RISC-V 指令集内容

本次实验采用的是 RV32I 指令集,它支持 32 位寻址空间,支持字节地址访问,仅支持小端格式,寄存器也是 32 位整数寄存器。RV32I 指令集的目的是尽量简化硬件的实施设计,含有 47 条指令(现在应该有 40 条,在最新的规范中,一些 csr 指令被放在扩展指令集中)。着重实现 37 条。

## 2、RISC-V 指令集编码格式

其中包含了六种基本指令格式,每种指令格式都是固定的 32 位指令,所以指令在内存中必须 4 字节对齐。Rd 表示目的寄存器,rs1 是源操作数寄存器 1,rs2 是源操作数寄存器 2。

| 31 3    | 0 2       | 5 24   | 21   | 20     | 19    | 15 1 | 14 1      | 12 11 | 8           | 7       | 6    | 0     |            |
|---------|-----------|--------|------|--------|-------|------|-----------|-------|-------------|---------|------|-------|------------|
| fun     | ct7       |        | rs2  |        | rs1   |      | funct3    |       | ro          | ł       | opc  | ode   | R-type     |
|         |           | 1 03   |      |        |       |      |           |       | Vicini      |         | -    |       | i <b>-</b> |
|         | imm[1     | [1:0]  |      |        | rs1   |      | funct3    |       | ro          | 1       | opc  | ode   | I-type     |
|         | 11 5      | _      | 0    |        | 1     |      | C 49      |       |             | [4.0]   |      | 1     | la.        |
| imm     | [11:5]    |        | rs2  |        | rs1   |      | funct3    |       | $_{ m imm}$ | [4:0]   | opc  | ode   | S-type     |
| :       | i [10.E]  |        | n    |        | mo 1  |      | from at 2 | 1:    | · [4.1]     | :       | 0000 | a d a | D tumo     |
| imm[12] | imm[10:5] |        | rs2  |        | rs1   |      | funct3    | 11111 | n[4:1]      | imm[11] | opc  | ode   | B-type     |
|         |           | imm    | [31. | 19]    |       |      |           |       | ro          | 1       | one  | ode   | U-type     |
|         |           | 111111 | [01  | 12]    |       |      |           | 7.7   | 10          | 7       | ope  | oue   | 0-type     |
| imm[20] | imm[1     | 0:1]   | iı   | nm[11] | imn   | n[19 | 12]       | T     | ro          | 1       | onc  | ode   | J-type     |
| [ [ 20] | 1111111   |        |      | []     | 11111 | ıլıo |           |       |             | •       | ope  | ouc   | o cype     |

Imm 表示指令中的立即数,比如 imm[11:0],表示一个 12 位的立即数,它的高 20 位会符号位扩展,也就是最左边的位 imm[11]来进行扩展。Imm[31:12]表示一个 32 位的立即数,它的低 12 位会补 0。

下图为各种指令格式扩展后的32位立即数。

| 31         | 30       | 20             | 19          | 12  | 11      | 10     | 5      | 4       | 1     | 0        |             |
|------------|----------|----------------|-------------|-----|---------|--------|--------|---------|-------|----------|-------------|
|            |          | — inst[        | 31] —       |     |         | inst[3 | [0:25] | inst[24 | :21]  | inst[20] | I-immediate |
|            |          |                |             |     |         |        |        |         |       |          | •           |
|            |          | — inst[        | 31] —       |     |         | inst[3 | [0:25] | inst[1] | 1:8]  | inst[7]  | S-immediate |
|            |          |                |             |     |         |        |        |         |       |          |             |
|            |          | — $inst[31]$ – | <b>—</b> 0. |     | inst[7] | inst[3 | [0:25] | inst[1  | 1:8]  | 0        | B-immediate |
| 8          | 20       | ×3. ×3. ×.     | 0:          | 20  |         | ~~~    |        |         |       |          | 20          |
| inst[31]   | iı       | nst[30:20]     | inst[19:12] |     |         |        | — (    | ) —     |       |          | U-immediate |
| (2)<br>(1) |          | 11460          |             | 115 |         | 100    | - 56   | 434     | 11.85 |          |             |
|            | $-\inf[$ | [31] —         | inst[19:12] | i   | nst[20] | inst[3 | 0:25]  | inst[24 | :21]  | 0        | J-immediate |

# 3、RISC-V 指令集

### 1. load 和 store 指令

Load/store 指令在 memory 和寄存器之间传输数据,load 指令编码为 I 型,store 指令编码为 S 型。计算 memory 地址时候,imm 都会符号扩展成 32 位,然后和 rs1 相加,得到 memory 地址。为了提高性能,load/store 指令应该尽量对齐地址,比如 Iw 指令,访问地址应该 4 字节对齐,Ih 访问地址应该双字节对齐。根据微架构实现的不同,不对齐地址的访问可能会比较慢,而且地址对齐访问,能够确保是原子操作,不对齐的话为了读取和存储数据正确,还要进行额外的同步操作。

| category           | fmt | RV32I base       | Machine code                                 |
|--------------------|-----|------------------|----------------------------------------------|
| Load byte          | 1   | Lb rd,rs1,imm    | [31-20,imm][19-15,rs1]000[11-7,rd]0000011    |
| Load half word     | 1   | Lh rd,rs1,imm    | [31-20,imm][19-15,rs1]001[11-7,rd]0000011    |
| Load word          | ı   | Lw rd,rs1,imm    | [31-20,imm][19-15,rs1]010[11-7,rd]0000011    |
| Load byte unsigned | 1   | Lbu rd,rs1,imm   | [31-20,imm][19-15,rs1]100[11-7,rd]0000011    |
| Load half unsigned | 1   | Lhu rd,rs1,imm   | [31-20,imm][19-15,rs1]101[11-7,rd]0000011    |
| Store byte         | S   | sb rs1, rs2, imm | [31-25,imm[11-5]][24-20,rs2,][19-15,rs1]000[ |
|                    |     |                  | 11-7,imm[4-0]]0100011                        |
| Store half word    | S   | sh rs1, rs2, imm | [31-25,imm[11-5]][24-20,rs2,][19-15,rs1]001[ |

|            |   |                  | 11-7,imm[4-0]]0100011                        |
|------------|---|------------------|----------------------------------------------|
| Store word | S | sw rs1, rs2, imm | [31-25,imm[11-5]][24-20,rs2,][19-15,rs1]010[ |
|            |   |                  | 11-7,imm[4-0]]0100011                        |

# 2. 整数计算指令(算术,逻辑指令,比较指令及移位指令)

计算指令在寄存器和寄存器之间,或者在寄存器和立即数之间进行算术或逻辑运算。指令格式为 I, R, U。整数计算指令不会产生异常。

| category                | regory fmt RV32I base |                   | Machine code                                         |  |
|-------------------------|-----------------------|-------------------|------------------------------------------------------|--|
| arithmetic              |                       |                   |                                                      |  |
| add                     | R                     | add rd, rs1, rs2  | 0000000[24-20,rs2][19-15,rs1]000[11-7,rd]0<br>110011 |  |
| Add imm                 | ı                     | addi rd, rs1, imm | [31-20,imm][19-15,rs1]000[11-7,rd]0010011            |  |
| subtract                | R                     | sub rd, rs1, rs2  | 0100000[24-20,rs2][19-15,rs1]000[11-7,rd]0<br>110011 |  |
| Load upper imm          | U                     | lui rd, imm       | [31-12,imm][11-7,rd]0110111                          |  |
| Add upper imm to pc     | U                     | auipc rd, imm     | [31-12,imm][11-7,rd]0010111                          |  |
| logical                 |                       |                   |                                                      |  |
| xor                     | R                     | xor rd, rs1, rs2  | 0000000[24-20,rs2][19-15,rs1]100[11-7,rd]0<br>110011 |  |
| Xor imm                 | 1                     | xori rd, rs1, imm | [31-20,imm][19-15,rs1]100[11-7,rd]0010011            |  |
| or                      | R                     | or rd, rs1, rs2   | 0000000[24-20,rs2][19-15,rs1]110[11-7,rd]0<br>110011 |  |
| Or imm                  | 1                     | ori rd, rs1, imm  | [31-20,imm][19-15,rs1]110[11-7,rd]0010011            |  |
| and                     | R                     | and rd, rs1, rs2  | 0000000[24-20,rs2][19-15,rs1]111[11-7,rd]0<br>110011 |  |
| And imm                 | 1                     | andi rd, rs1, imm | [31-20,imm][19-15,rs1]111[11-7,rd]0010011            |  |
| shifts                  |                       | l                 |                                                      |  |
| shift left              | R                     | SLL rd, rs1, rs2  | 0000000[24-20,rs2][19-15,rs1]001[11-7,rd]0<br>110011 |  |
| shift left immediate    | ı                     | SLLI rd, rs1,     | 0000000[24-20,imm][19-15,rs1]001[11-7,rd]<br>0010011 |  |
|                         |                       |                   | 0000000[24-20,rs2][19-15,rs1]101[11-7,rd]0           |  |
| shift right             | R                     | SRL rd, rs1, rs2  | 110011                                               |  |
|                         |                       | SRLI rd, rs1,     | 0000000[24-20,imm][19-15,rs1]101[11-7,rd]            |  |
| shift right immediate   | 1                     | shamt             | 0010011                                              |  |
|                         |                       |                   | 0100000[24-20,rs2][19-15,rs1]101[11-7,rd]0           |  |
| shift right arithmetirc | R                     | SRA rd, rs1, rs2  | 110011                                               |  |
|                         |                       | SRAI rd, rs1,     | 0100000[24-20,imm][19-15,rs1]101[11-7,rd]            |  |
| shift right arith imm   | 1                     | shamt             | 0010011                                              |  |
| compare                 |                       |                   |                                                      |  |

|                    |   |                    | 0000000[24-20,rs2][19-15,rs1]010[11-7,rd]0 |
|--------------------|---|--------------------|--------------------------------------------|
| set <              | R | slt rd, rs1, rs2   | 110011                                     |
| set < immediate    | 1 | slti rd, rs1, imm  | [31-20,imm][19-15,rs1]010[11-7,rd]0010011  |
|                    |   |                    | 0000000[24-20,rs2][19-15,rs1]011[11-7,rd]0 |
| set < unsigned     | R | sltu rd, rs1, rs2  | 110011                                     |
| set < imm unsigned | 1 | sltiu rd, rs1, imm | [31-20,imm][19-15,rs1]011[11-7,rd]0010011  |

### 3. 控制指令,包括无条件跳转指令和条件跳转指令

| category               | fmt | RV32I base  |      | Machine code                                |
|------------------------|-----|-------------|------|---------------------------------------------|
| branch                 |     |             |      |                                             |
|                        |     | beq         | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch =               | В   | rs2,imm     |      | rs1]000[11-7, imm[4:1][11]]1100011          |
|                        |     | bne         | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch <>              | В   | rs2,imm     |      | rs1]001[11-7, imm[4:1][11]]1100011          |
|                        |     | blt         | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch <               | В   | rs2,imm     |      | rs1]100[11-7, imm[4:1][11]]1100011          |
|                        |     | bge         | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch >=              | В   | rs2,imm     |      | rs1]101[11-7, imm[4:1][11]]1100011          |
|                        |     | bltu        | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch < unsigned      | В   | rs2,imm     |      | rs1]110[11-7, imm[4:1][11]]1100011          |
|                        |     | bgeu        | rs1, | [31-25, imm[12][10:5]][24-20, rs2][19-15,   |
| branch >=unsigned      | В   | rs2,imm     |      | rs1]111[11-7, imm[4:1][11]]1100011          |
| jump and link          |     |             |      |                                             |
|                        |     |             |      | [31-12,                                     |
| J&L                    | J   | JAL rd, imm |      | imm[20][10:1][11][19:12]][11-7,rd]1101111   |
|                        |     | JALR, rd,   | rs1, | [31-20,imm[11:0]][19-15,rs1]000[11-7,rd]110 |
| Jump and link register | ı   | imm         |      | 0111                                        |

### 4. 同步指令

Risc-V 在多个 hart(硬件线程)之间使用的是松散一致性模型,所以需要存储器 fence 指令。fence 指令能够保证存储器访问的执行顺序。在 fence 指令之前的所有存储器访问指令,比该 fence 之后的所有数据存储器访问指令先执行。

fence.i 指令用于同步指令和数据流。如果程序中添加一个 fence.i,则该指令能够保证 fence.i 之前所有指令的访存结果能被 fence.i 之后的所有指令访问到。通常说来,处理器的 微架构硬件实现时,一旦遇到一条 fence.i 指令,便会先等到之前的所有访存指令执行完,然后冲刷流水线,包括 lcache,使其后的所有指令,能够重新取指,从而得到最新的值。

| category | fmt | RV32I base | Machine code |
|----------|-----|------------|--------------|
| Synch    |     |            |              |

|                      |   | FENCE iorw , | 0000[27-24,pred][23-20,succ]000000000000 |
|----------------------|---|--------------|------------------------------------------|
| synch thread         | 1 | iorw         | 00001111                                 |
| synch instr and data | ı | FENCE.i      | 0000000000000000001000000001111          |

### 5. 控制状态寄存器指令

| category | fmt | RV32I base | Machine code                               |
|----------|-----|------------|--------------------------------------------|
| CSR      |     |            |                                            |
| CSRRW    | 1   | CSRRW      | [31-20,csr][19-15, rs1]001[11-7,rd]1110011 |
| CSRRS    | 1   | CSRRS      | [31-20,csr][19-15, rs1]010[11-7,rd]1110011 |
| CSRRC    | 1   | CSRRC      | [31-20,csr][19-15, rs1]011[11-7,rd]1110011 |
| CSRRWI   | 1   | CSRRWI     | [31-20,csr][19-15,zimm]101[11-7,rd]1110011 |
| CSRRSI   | 1   | CSRRSI     | [31-20,csr][19-15,zimm]110[11-7,rd]1110011 |
| CSRRCI   | ı   | CSRRCI     | [31-20,csr][19-15,zimm]111[11-7,rd]1110011 |

### 6. 环境调用和断点指令

System call I ECALL 000000000000000000000001110011
System break I EBREAK 000000000100000000001110011

这两条指令能够产生环境调用异常和生成断点异常,产生异常时,当前指令的 pc 值被写入 mepc 寄存器。

## 四、实验设计

## 模拟器程序框架

```
考虑到 CPU 执行指令的流程为:
取指
译码
执行(包括运算和结果写回)
模拟器的框架程序如下:
while(1){
   inst=fetch(cpu.pc);
   cpu.pc=cpu.pc+4;

   inst.decode();
   switch(inst.opcode){
      case ADD:
      cpu.regs[inst.rd]=cpu.regs[rs]+cpu.regs[rt];
```

```
break;
case /*其他操作码*/:
break;
default:
cout<<"无法识别的操作码: "<<inst.opcode;
}

其中 while 循环条件可以根据需要改为模拟终止条件。
```

### 五、测试

#### 1、测试环境

| 部件   | 配置            |
|------|---------------|
| СРИ  | Core i5-6200U |
| 内存   | DDR3 4GB      |
| 操作系统 | Windows 10    |

### 2、测试内容

提前写入的测试指令,主要测试了 load 和 store 指令、整数计算指令、控制转移指令,而同步指令、控制状态寄存器指令、环境调用和断点指令只是做了大致了解,并没有仔细地设计实现。

```
void progMem() {
    // Write starts with PC at 0
    writeWord(0, (0xfffff << 12) | (2 << 7) | (LUI));
    writeWord(4, (1 << 12) | (5 << 7) | (AUIPC));
    writeWord(8, (0x20<25) | (5 << 20) | (0<<15) | (5 W < 12) | (0 << 7) | (STORE));
    writeWord(16, (0x400<226) | (0<<15) | (LB<<12) | (3<<7) | (LOAD));
    writeWord(16, (0x400<220) | (0<<15) | (LBU<12) | (7<<7) | (LOAD));
    writeWord(20, (0x0<25) | (2<<20) | (0<<15) | (BEU<12) | (0x0<7) | (BRANCH));
    writeWord(28, (0x8<220) | (3<<15) | (SLTIU<12) | (8<<7) | (ALUIMM));
    writeWord(38, (0x400)<220 | (1<15) | (JALR fun<12) | (4<<7) | (ALUIMM));
    writeWord(36, (0x400)<220 | (1<15) | (JALR fun<12) | (4<<7) | (JALR));
    writeWord(44, (0x0<25) | (7<20) | (0<15) | (SH<12) | (9<<7) | (STORE));
    writeWord(48, (0x400)<220 | (2<15) | (0RI<12) | (4<<7) | (ALUIMM));
    writeWord(48, (0x400)<220 | (2<15) | (0RI<12) | (4<<7) | (ALUIMM));
    writeWord(52, (SUB<25) | (4<20) | (1<15) | (BGEU<12) | (0x8<7) | (BRANCH));
    writeWord(56, (1<31) | (0<<25) | (8<20) | (0<15) | (AUDSUB << 12) | (9 << 7) | (ALUIRR));

    writeWord(60, (0x0<25) | (8<20) | (0<15) | (BLTU << 12) | (0 << 11) | (0 << 7) | (BRANCH));
    writeWord(64, (0x100<20) | (3<15) | (XORI << 12) | (9 << 7) | (ALUIMM));
    writeWord(68, (ADD<25) | (3<20) | (1<15) | (ADDSUB << 12) | (0 << 7) | (ALUIRR));

    writeWord(68, (ADD<25) | (3<20) | (1<15) | (ADDSUB << 12) | (0 << 7) | (ALUIRR));

    writeWord(68, (ADD<25) | (3<20) | (1<15) | (ADDSUB << 12) | (0 << 7) | (ALUIRR));

    writeWord(68, (ADD<25) | (3<20) | (1<15) | (ADDSUB << 12) | (1 << 7) | (ALUIRR));

    writeWord(72, (1 << 31) | (1 << 23) | (1 << 22) | (1 << 12) | (7 << 7) | (JAL));

    writeWord(88, 0x00013b73);//CSRRST

    writeWord(88, 0x0001007);//FENCE | writeWord(16, 0x00100073);//EBREAK, 默以跳转到 pc为4的位置
```

### 3、测试结果

#### 1. 整数计算指令

#### 算术指令:

LUI 指令

```
x4 IR=xxfffff137
=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x0 R[4]=0x0 R[5]=0x0 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[c
R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0x0 R[18]=0
g]=0x0 R[1a]=0x0 R[1b]=0x0 R[1c]=0x0 R[1d]=0x0 R[1e]=0x0 R[1f]=0x0
```

测试 writeWord(0, (0xfffff << 12) | (2 << 7) | (LUI));

20 位立即数 imm 左移 12 位, 并将低 12 位置零, 写入 r2 寄存器中, 可以看到执行指令前 r2 寄存器储值为 0,执行指令后 r2 寄存器储值为 0xfffff000,结果正确。

#### AUIPC 指令

```
=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x0 R[4]=0x0 R[5]=0x0 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[c] R[d]=0x0 R[e]=0x0 R[1]=0x0 R[1]
Address after executing the instruction 0x8 IR=0x10 R[3]=0x0 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[1]=0x0 R[
```

测试 writeWord(4, (1 << 12) | (5 << 7) | (AUIPC));

该指令用 imm 构建一个偏移量的高 20 位, 低 12 位填 0, 并将此偏移加到 pc 上, 将结果写 入 rd。我们可以观察到,执行指令前 r5 寄存器储值为 0,执行指令后 r2 寄存器储值为 0x1004 (=PC+imm<<12), 结果正确。

#### 逻辑指令:

```
egisters bofore executing the instruction educate C-0x24 IR=0x40215493 [0]=0x6 IR[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x1 R[9]=0xfffffc00 R[a]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[0]=0x0 R[10]=0x0 R[10]=0x
  o own
cegisters after executing the instruction
C=0x28 IR=0x40016213
[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0xfffff400 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x1 R[9]=0xfffffc00 R[a]=
0 R[b]=0x0 R[c]=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R
7]=0x0 R[18]=0x0 R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R[1c]=0x0 R[1d]=0x0 R[1e]=0x0 R[1f]=0x0
```

测试 writeWord(36, (0x400<<20) | (2<<15) | (ORI<<12) | (4<<7) | (ALUIMM));

ORI 指令, rd=rs1|imm, 符号扩展 12bit 数 imm (0x400) 或 rs1 (r2) 存储的值,结果放在 rd。可以看到,r4存储的值从 0x0 变为 0xfffff400,结果正确。

#### 移位指令:

```
Registers before executing the instruction @0x20 PC=0x20 IR=0x81b413 R[0]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x1 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[0]=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0x0 R[18] 0x0 R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R
```

测试 writeWord(32, (SRAI<<25) | (0x2<<20) | (0x2<<15) | (SHR<<12) | (9<<7) | (ALUIMM)); SRAI 指令,立即数算术右移,将寄存器 r2 右移 shamt 位(本例为 2 位),空位用 x[r2]中最高位填充,结果存在 rd(本例为 r9)中。可以看到,r9 存储的值从 0x0 变为 0xfffffc00,结果正确。

#### 比较指令:

```
Registers bofore executing the instruction @0x1c
PC=Ox1c IR=0x205463
R[0]=Ox0 R[1]=Ox0 R[2]=Oxfffff000 R[3]=Ox4 R[4]=Ox0 R[5]=Ox1004 R[6]=Ox0 R[7]=Ox4 R[8]=Ox0 R[9]=Ox0 R[a]=Ox0 R[b]=Ox0 R[c]=Ox0 R[d]=Ox0 R[f]=Ox0 R[f]=Ox0 R[l0]=Ox0 R[l
```

测试 writeWord(28, (0x8<<20) | (3<<15) | (SLTIU<<12) | (8<<7) | (ALUIMM));

SLTIU 指令,无符号数小于立即数则置位,比较 x[r3]和有符号扩展的 imm,比较时视为无符号数。如果 x[r3]更小,向 rd (x[r8])中写入 1,否则写入 0。可以看到,r3 寄存器中的值为 4 小于立即数 8,所以向目的寄存器中写入 1,即 r8 中值为 1。

#### 2. load 和 store 指令

#### STORE 类指令

```
Registers before executing the instruction @0x8

PC=0x8 IR=0x1297

R[0]=0x0 R[1]=0x0 R[2]=0xffffff000 R[3]=0x0 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[c]=0x0 R[d]=0x0 R[d]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0x0 R[18]=0x0 R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1b]=0x0 R[1a]=0x0 R[1
```

测试 writeWord(8, (0x20<<25) | (5<<20) | (0<<15) | (SW << 12) | (0 << 7) | (STORE)); SW/SH/SB 指令,分别将寄存器 rs2 中的低 32/16/8/位存储到 mem[rs1+imm]中。可以看到,执行指令前 r5 寄存器储值为 0x1004,执行指令后 M[1024]储值为 0x1004,结果正确。注:SW Addr and Data are: 400, 1004,这些数字都是 16 进制,如 0x400=1024。

#### LOAD 类指令

```
Registers bofore executing the instruction @0xc
PC=0xc IR=0x40502023
R[0]=0x0 R[1]=0x0 R[2]=0xffffff000 R[3]=0x0 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[c]=0x0 R[d]=0x0 R[d]=0x0 R[b]=0x0 R[b]=0x0 R[13]=0x0 R[1
```

测试 writeWord(12, (0x400<<20) | (0<<15) | (LB<<12) | (3<<7) | (LOAD));

LB 指令,读取存储器 8 位,然后用符号位扩展到 32 位,再保存到 rd 中。可以看到,执行 指令前 r3 寄存器储值为 0x0, 执行指令后 r3 寄存器储值为 0x4, 结果正确。

```
-0x10 R-0x4000163

[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x0 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R

[=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0x0 R[18]=0x0 R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R[1b]=0x0 R[1c]=0x0 R[1b]=0x0 R[1c]=0x0 R[1c
egisters after executing the instruction

C=0x14 [R=0x40004383]

[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[b]=0x0 R[d]=0x0 R[e]=0x0 R[i]=0x0 R
```

测试 writeWord(16, (0x400<<20) | (0<<15) | (LBU<<12) | (7<<7) | (LOAD));

LBU 指令, 读取存储器 8 位, 然后用 0 扩展到 32 位, 再保存到 rd 中。我们可以观察到, 执 行指令前 r7 寄存器储值为 0x0,执行指令后 r3 寄存器储值为 0x4,结果正确。

#### 3. 控制转移指令

#### 有条件跳转指令

```
]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R[b]=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0x0 R[18]=0x0 R[18]=0x0 R[1a]=0x0 R[b]=0x0 R[b
                                                           after executing the instruction
   0x1c IR=0x205463
]=0x0 R[1]=0x0 R[2]=0xffffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x0 R[9]=0x0 R[a]=0x0 R[b]=0x0 R
0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[16]=0x0 R[18]
R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R[1c]=0x0 R[1c]=0x0 R[1d]=0x0 R[1e]=0x0 R[1f]=0x0
```

测试 writeWord(20, (0x0<<25) | (2<<20) | (0<<15) | (BGE<<12) | (0x8<<7) | (BRANCH)); BGE 指令,如果 r0 寄存器存储值大于或等于 r2 寄存器存储值,则跳转,因为该指令是有符 号比较,而 r2 中数字为负数,所以发生跳转,PC 变为 0x1c。

#### 无条件跳转

```
egisters bofore executing the instruction @0x24
C=0x24 IR=0x40215493
[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x0 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x1 R[9]=0xfffffc00 R[a]=0x0 R[b
0x0 R[c]=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[16]=0x
               egisters after executing the instruction
Registers after executing the instruction
PC=0x400 IR=0x40008267
R[0]=0x0 R[1]=0x0 R[2]=0xfffff000 R[3]=0x4 R[4]=0x28 R[5]=0x1004 R[6]=0x0 R[7]=0x4 R[8]=0x1 R[9]=0xfffffc00 R[a]=0x0 R[
]=0x0 R[c]=0x0 R[d]=0x0 R[e]=0x0 R[f]=0x0 R[10]=0x0 R[11]=0x0 R[12]=0x0 R[13]=0x0 R[14]=0x0 R[15]=0x0 R[16]=0x0 R[17]=0
0 R[18]=0x0 R[19]=0x0 R[1a]=0x0 R[1b]=0x0 R[1c]=0x0 R[1d]=0x0 R[1e]=0x0 R[1f]=0x0
```

测试 writeWord(36,(0x400)<<20|(1<<15)|(JALRfun<<12)|(4<<7)|(JALR));

JALR 指令,将 pc+4 写入到 rd 寄存器(也就是 r4), pc 变为 r[1]存储值加 0x400。

## 六、实验总结

通过本次实验,我深入了解了 RV32I 基础整数指令,对各个指令的作用及实现方式也有 了较为清晰的认识。参考老师的代码,发现了许多问题,通过查阅网络和指令集手册,理解 各个指令的具体实现,还是很有趣的。而测试过程十分枯燥,花费很多时间,但是这个也是 十分有必要的。